无线基础设施FPGA供应商赛灵思公司(Xilinx,Inc. (NASDAQ:XLNX)表示,与射频算法开发商Multiple Access Communications (MAC) Ltd公司合作推出了基于Xilinx System Generator for DSP工具的TD-SCDMA数字前端(DFE)参考设计解决方案。新推出的参考设计解决方案可大大缩短TD-SCDMA DFE射频应用中复杂数字算法的开发时间。
TD-SCDMA DFE参考设计支持每天线多达6个载波,并提供灵活的中频输入或输出。数字上变频器(DUC)的性能亮点包括:EVM为1.6%RMS,相邻信道泄漏比(ACLR)>80dB,占用带宽>99.9%。数字下变频器(DDC)模块提供相邻信道选择性(ACS)> 75dB, 隔离(blocking)>80dB 以及信号路径延迟低至仅14.9微秒。此外,TD-SCDMA DFE参考设计解决方案包括参考设计实例、全速工作演示以及全面的IP库(包括针对数字上变频器(DUC)和数字下变频器(DDC)功能而优化的System Generator IP模块)。利用这一参考设计解决方案,用户可构建适用于多种基站配置的3GPP兼容DFE设计。
TD-SCDMA DFE参考设计解决方案基于赛灵思Virtex TM-4平台FPGA,该方案提供了较低的单信道成本(cost-per-channel)。此外,Virtex平台FPGA支持现场升级能力,从而使基站能够更容易适应不断演化的技术和标准。
TD-SCDMA DFE参考设计解决方案一方面为开发人员减少了设计风险。IP库中隐含的信号处理功能,可保证满足3GPP的标准,对IP库用户来说,这些功能的复杂性被隐藏起来,因此方便他们迅速上手。考虑到每小区单载波单天线到6载波8天线的多种天线和载波配置的复杂性,使用这一方法可使开发人员节约数月/人的算法开发时间和数年/人的硬件开发时间。
中国TD-SCDMA技术论坛秘书长陈昊飞博士表示,对赛灵思TD-SCDMA DFE参考设计解决方案进行评估之后,在开发从单载波到多载波多种不同配置的、兼容TD-SCDMA标准的无线基站产品时,它将缩短企业的产品面市时间。