HDLC 协议不依赖于任何一种字符编码集;数据报文可透明传输,用于实现透明传输的“O比特插入法”易于硬件实现;全双工通信,不必等待确认便可连续发送数据,有较高的数据链路传输效率;所有帧均采用CRC校验,对信息帧进行顺序编号,可防止漏收或重发,传输可靠性高;传输控制功能与处理功能分离,具有较大的灵活性。
笔者曾撰文介绍过MT8952B,并收到不少读者对相关问题的咨询。随着电子技术的不断发展,交换机的交换容量要求也越来越高,通信量也越来越大,具有19字节FIFO的MT8952B已远远不能满足用户的需求。HDILC芯片有64字节FIFO,传输信息可以不受限制。
PT7A6525 HDLC协议控制器有以下特点:支持2个完全独立的全双工HDLC信道,符合X.25第二层标准数据格式,前向序列的产生和检测,单字节地址识别,具有微处理器端口,灵活操作和控制寄存器,发送和接收有64个字节的FIFO缓冲区,多路数据链路握手信号,高速串行时钟输出(8 Mbps),符合ST-BUS的可编程的通道选择和时隙控制,灵活的协议控制功能,低功耗ISO-CMOS技术。其适用的主要应用领域包括:数据链路控制和协议产生,数字设备、PBXs和专用数据网,ISDN基本数据的D通道控制器,数据网络接口电路的C通道控制器,内部通信处理等。
PT7A6525内部结构如图1所示。
2 PT7A6525寄存器
PT7A6525 HDLC协议控制器,处理符合CCITT建议的X.25(第2层)由包交换协议定义的协议结构和帧数据。通过零位插入和删除技术获得数据传输的透明性。在发送数据的过程中,自动产生HDLC帧标志(0111110)和FCS(Frame(;heck Sequence)帧校验序列字段以及帧异常中止、信道空闲和其他接收状态,因而PT7A6525将准备发送的数据自动构成HDLC帧。在接收端,把来自远方的HDLC帧进行FCS校验,并恢复原始数据。
PT7.A6525有2个端口:一个是串行端口,用来发送和接收数据包;另一个是并口,允许在单片机系统总线和协议处理器之间并行传输数据。这个接口包括数据总线(D0~D7)、地址总线(A0~A6)、时钟、片选(CS)和读/写控制等,微处理器可以读/写协议处理器的各个寄存器。表1给出这些寄存器的地址,寄存器的详细描述可参考PT7A6525的数据手册[1]。
3 PT7A6525时钟模式
PT7A6525 每个通道支持的时钟模式有内部时钟晶振(OSC)模式、独立的波特率发生器(BRG)和数字脉冲锁相环(DPLL)模式。可通过设置寄存器产生接收和发送时钟:内部时钟产生可以通过OSC、BRG和DPLL获得,外部时钟可以通过TxCLK/RxCLK获得。总之可通过信道配置寄存器1(CCRl)软件设置产生8种不同的时钟模式,如表2所列。
本文以外部时钟模式O为例加以详细介绍,主要适用于点对点或点对多点连接,分别同步于收发引脚。
4 PT7A6525在交换机中的应用连接图
本文给出的示例为单板一主网间通信,采用点对多点、主从方式的串行HDLC通信。连接框图如图2所示。其中主网控制板的HDLC控制器作为主,其他单板的HDLC作为从。主网控制板的HDLC按地址轮询其他单板,只有轮询到的单板可以应答。